Тізбектің толық пайдаланылмауы - Circuit underutilization - Wikipedia

Тізбектің толық пайдаланылмауы сонымен қатар чиптің толық пайдаланылмауы, бағдарламаланатын тізбектің толық пайдаланылмауы, қақпаның толық пайдаланылмауы, логикалық блокты толық пайдаланбау физикалық толық емес утилитаға жатады жартылай өткізгішті кремний стандартталған жаппай өндірісте бағдарламаланатын схема сияқты чип қақпа массиві түрі ASIC, an FPGA немесе а CPLD.

Қақпа массиві

Мысалында а қақпа массиві ол 5000 немесе 10000 қақпалардың мөлшерінде болуы мүмкін, тіпті 5001 қақпаны қолданатын дизайн үшін 10000 қақпалы чипті қолдану қажет болады. Бұл тиімсіздік кремнийді толық пайдаланбауға әкеледі.[1]

FPGA

Далалық бағдарламаланатын қақпа массивінің құрылымдық компоненттері арқасында логикалық блоктар, бір блокты толық пайдаланбайтын қарапайым конструкциялар, сонымен қатар, кең блоктарды қолданатын конструкциялар сияқты бірнеше блоктарға құятын конструкциялар сияқты, қақпаның толық пайдаланылмағандығынан зардап шегеді.[2] Сонымен қатар, өте жалпылама FPGA архитектурасы жоғары тиімсіздікке жол береді; мультиплексорлар бағдарламаланатын таңдау үшін кремний жылжымайтын мүлігін иемдену және олардың көптігі резеңке шәркелер азайту орнату және ұстап тұру рет, егер дизайн оларды қажет етпесе де,[1] нәтижесінде тығыздығы 40 есе аз стандартты ұяшық ASIC.

Сондай-ақ қараңыз

Әдебиеттер тізімі

  1. ^ а б «Чип дизайны» Zeidman Technologies президенті Боб Зейдманның құрылымдық ASIC-тің өлімі «. chipdesignmag.com. Алынған 2018-10-07.
  2. ^ Силич, Зелько; Лемье, жігіт; Махаббатсыз, Кельвин; Браун, Стивен; Вранесич, Звонко (1995 ж. Маусым). CPLD және FPGA-да жоғары жылдамдықты жобалау. FPGA-дағы үшінші канадалық семинардың жұмысы. CiteSeerX  10.1.1.52.3689.