Логарифмдік резистор баспалдағы - Logarithmic resistor ladder - Wikipedia

A логарифмдік резистор баспалдағы болып табылады электрондық схема қатарынан тұрады резисторлар және қосқыштар, жасауға арналған әлсіреу кіріс сигналынан шығу сигналына, мұндағы логарифм әлсіреу коэффициенті ажыратқыштардың күйін білдіретін сандық код сөзіне пропорционалды.

Схеманың логарифмдік әрекеті оның негізгі дифференциаторы болып табылады аналогты цифрлық түрлендіргіштер жалпы және дәстүрлі R-2R баспалдақтары арнайы желілер. Логарифмдік әлсіреу үлкен болған жағдайда қажет динамикалық диапазон өңдеу керек. Осы мақалада сипатталған схема қолданылады аудио құрылғылар, адамнан бері дыбыс деңгейін қабылдау логарифмдік шкала бойынша дұрыс көрсетілген.

Логарифмдік енгізу / шығару тәртібі

Сол сияқты аналогты цифрлық түрлендіргіштер, а екілік сөз баспалдақ желісіне қолданылады, оның N биттер қатынасқа сәйкес бүтін мәнді білдіретін ретінде қарастырылады.

қайда күйіне байланысты 0 немесе 1 мәнін білдіреді менмың қосқыш.

Кәдімгі үшін DAC немесе R-2R желісі, шығыс сигналының мәні (оның кернеуі):

қайда және дизайн тұрақтылары және қайда әдетте тұрақты анықтама Вольтаж.

(А өңдеуге арналған DA-түрлендіргіштер айнымалы кіріс кернеуі анықталмаған көбейту DAC.[1])

Керісінше, осы мақалада талқыланған логарифмдік баспалдақтар жүйесі келесі әрекеттерді тудырады:

қайда Бұл айнымалы кіріс сигналы.

Тізбекті енгізу

Схемалық схема

Бұл схема 1-ден 4-ке дейін нөмірленген 4 кезеңнен және қосымша жетекшіден тұрады Ақпарат көзі және артта қалу Жүктеу.

Әр кезең мен кіріс-шығыс кернеуінің әлсіреуі бар арақатынасмен сияқты:

Логарифмдік масштабты бәсеңдеткіштер үшін олардың әлсіреуін білдіру әдеттегідей децибел:

үшін және

Бұл негізгі қасиетті ашады:

Мұны көрсету үшін жалпы ниетті қанағаттандырады:

үшін және

Әр түрлі кезеңдер 1 .. N бір-біріне тәуелсіз, 2 алу үшін жұмыс істеуі керекN композиторлық мінез-құлықты әр түрлі күйлер. Әр кезеңнің әлсіреуіне қол жеткізу үшін оның қоршаған кезеңдерінен тәуелсіз екі жобалық таңдаудың біреуін орындау керек: тұрақты кіріс кедергісі немесе тұрақты шығыс кедергісі.

Тұрақты кіріс кедергісі

Кез-келген сатының кіріс кедергісі оны қосу / өшіру қосқышының күйіне тәуелсіз және R-ге тең болуы керекжүктеме.

Бұл мыналарға әкеледі:

Осы теңдеулермен схеманың барлық резисторлық мәндері N мәндерін таңдағаннан кейін оңай жүреді, және Р.жүктеме. (R мәніқайнар көзі логарифмдік тәртіпке әсер етпейді)

Тұрақты шығыс кедергісі

Кез-келген сатыдағы шығыс кедергісі оны қосу / өшіру қосқышының күйіне тәуелсіз және R-ге тең болуы керекқайнар көзі.

Бұл мыналарға әкеледі:

Қайта, схеманың барлық резисторлық мәндері N мәндерін таңдағаннан кейін оңай жүреді, және Р.қайнар көзі. (R мәніжүктеме логарифмдік тәртіпке әсер етпейді)

Тізбек вариациялары

  • Жоғарыда көрсетілген схеманы кері бағытта да қолдануға болады. Бұл сәйкесінше тұрақты және тұрақты шығыстық теңдеулердің рөлін өзгертеді.
  • Кезеңдер бір-бірінің әлсіреуіне әсер етпейтіндіктен, сахнаның ретін ерікті түрде таңдауға болады. Мұндай қайта реттеу айтарлықтай әсер етуі мүмкін енгізу кедергісі тұрақты шығыс кедергісі әлсіреткіш және керісінше.

Фон

Аналогты сандық түрлендіру үшін қолданылатын R-2R баспалдақ желілері әлдеқайда ескі. Патентте тарихи сипаттама бар[2] 1955 жылы берілген.

Логарифмдік мінез-құлықпен DA-түрлендіргіштерін көбейту осыдан кейін ұзақ уақыт бойы белгісіз болды. Бастапқы тәсіл логарифмдік кодты әлдеқайда ұзын кодты сөзбен салыстыру болды, оны классикалық (сызықтық) R-2R негізіндегі DA-түрлендіргішке қолдануға болады. Бұл тәсілде кодтық сөзді ұзарту жеткілікті динамикалық диапазонға жету үшін қажет. Бұл тәсіл Analog Devices Inc. компаниясының құрылғысында іске асырылды,[3] 1981 жылғы патент беру арқылы қорғалған.[4]

Сондай-ақ қараңыз

Әдебиеттер тізімі

  1. ^ «DAC көбейту, икемді құрылыс блоктары» (PDF). Аналогты құрылғылар inc. 2010 жыл. Алынған 29 наурыз 2012.
  2. ^ АҚШ патенті 3108266, Гордон, Б.М., «Сигналды түрлендіру аппараты», 1963 жылы 22 қазанда шығарылған 
  3. ^ «LOGDAC CMOS Logarithmic D / A түрлендіргіші AD7118» (PDF). Analog Devices Inc. мұрағатталған түпнұсқа (PDF) 2015 жылғы 25 тамызда. Алынған 25 тамыз 2015.
  4. ^ АҚШ патенті 4521764, Бертон, Дэвид П., «Сандық-аналогтық түрлендіргішті қолданатын сигналмен басқарылатын әлсіреткіш», 4 маусым 1985 ж. 

Сыртқы сілтемелер